Laporan Akhir II - Percobaan 1




1. Jurnal
[Kembali]
    



2. Alat dan Bahan [Kembali]
    1.   Panel DL 2203C
    2.   Panel DL 2203D
    3.   Panel DL 2203S
    4.   Jumper

3. Rangkaian Simulasi [Kembali]
    

4. Prinsip Kerja Rangkaian [Kembali]
    J-K Flip-flop  memiliki input S dan R. Jika setiap masukan adalah 1, maka rangkaian tersebut dianggap sebagai rangkaian asinkron karena masukan J dan K diabaikan dan hanya masukan S dan R yang dipertimbangkan.  Ada sirkuit ACTIVE LOWf di dekat cabang input R dan S. Artinya, jika input ACTIVE HIGH atau bernilai 1, outputnya rendah atau tidak aktif. Jadi jika kedua cabang R dan S sama dengan 1, R dan S diabaikan. Ketika input JK adalah 0 dan 1, itu adalah logika aktif 1 atau high aktif. Konsep JK adalah bahwa ketika J adalah 0 dan K adalah 1, keluaran yang dihasilkan adalah 0 dan 1. Untuk jam rendah aktif, sinyal berosilasi naik turun saat mencapai hitungan mundur, dari 1 ke 0.

Juga, D flip-flop  memiliki dua input yang digabungkan menjadi satu karena ada gerbang NOT di bagian bawah yang memberikan input kebalikan dari output input D sebelumnya. Tidak ada input SR di sirkuit ini. karena sinyal awal sudah berlogika 1. Namun rangkaian ini aktif low yang berarti S dan R awalnya tidak aktif. Menurut tabel kebenaran, ketika input D aktif atau berlogika 1, outputnya adalah 1 dan Q' adalah 0. Pada clock aktif high artinya output berubah ketika mencapai nilai tersebut. Rise time, yaitu peralihan dari logika 0 ke logika 1. 

5. Video Rangkaian [Kembali]  




6. Analisa [Kembali]
    1. Analisa Output yang terjadi pada JK Flip-Flop dan D Flip-Flop pada setiap kondisi percobaan?
Jawab : Output yang didapat pada JK flip flop dan D flip flop pada setiap kondisi percobaan yaitu saat kondisi reset dimana dihasilkan B0=0 dan B2=1, maka kedua flip flop tersebut akan mengalami kondisi reset dimana dihasilkan Q=0 dan Q'=1. Kemudian kondisi kedua B0=1 dan B1=0 maka dua output flip flop mengalami kondisi set dimana kondisi set dihasilkan Q'=0 dan Q=1. Lalu kondisi ketiga B0=0 dan B1=0 yang menghasilkan kedua flip flop mengalami kondisi terlarang.
              Kondisi Keempat JK flip flop mengalami kondisi reset dan D flip flop reset. Kondisi kelima terjadi dengan kondisi reset dan D flip flop kondisi set. Kemudian kondisi keenam JK flip flop mengalami kondisi set dan D flip flop juga sama. Untuk kondisi terakhir JK flip flop berkondisi toogle yang berubah kebalikan dari output sebelumnya & D flip flop tidak beroutput.

    
7. Link Download [Kembali]
    Download simulasi rangkaian [klik disini]
    Download video praktikum [klik disini]
    Download HTML [klik disini]
    Datasheet 74LS112 [klik disini]
    Datasheet 7474 klik disini
    Download Datasheet Switch klik disini
    

Komentar

Postingan populer dari blog ini

MODUL I - GENERAL INPUT DAN OUTPUT

Sub Chapter 7.5

MODUL III - Counter