Laporan 1 - M4
2. Alat dan Bahan
[Kembali]
a. Jumper
g. Gerbang AND (IC 7048)
3. Rangkaian Simulasi
[Kembali]
Jumper
e. IC 74LS112 (J-K Flip-Flop)
f. CD4013B (D Flip-Flop)
g. Gerbang AND (IC 7048)
h. Gerbang OR (IC 7432)
i. Power DC
Pada Percobaan 1, Shift Register merupakan salah satu komponen terpenting yang sering digunakan pada sistem digital. Shift Register terdiri dari flip-flop. Fungsi utama Shift Register adalah sebagai tempat penyimpanan sementara, yang memungkinkan data yang disimpan di dalamnya digeser ke kiri atau ke kanan. Selain itu, Shift Register juga dapat mengubah data dari serial ke paralel atau sebaliknya.
5. Video Rangkaian
[Kembali]
Di seri 1 kami merakit Shift Register menggunakan 4 JK. Output dari rangkaian flip-flop JK terhubung ke logicprobe dan cabang J di JK flip-flop sebelumnya. Pada saat yang sama, clock pada JK flip-flop diparalelkan dan dihubungkan ke gerbang AND, yang kemudian dihubungkan ke perubahan B2 dan sumber clock. Cabang K dari JK flip-flop terhubung ke keluaran Q' dari JK flip-flop berikutnya. Cabang S dari JK flip-flop dihubungkan ke saklar B3, B4, B5 dan B6, sedangkan cabang R dari JK flip-flop dihubungkan secara paralel dan dihubungkan ke saklar B0.
Untuk menguji rangkaian ini kita dapat memvariasikan posisi sakelar seperti yang dijelaskan dalam artikel. Hasil pengujian menunjukkan bahwa Pengujian 1 menghasilkan Shift Register SISO, Pengujian 2 menghasilkan Shift Register SIPO, Pengujian 3 menghasilkan Shift Register PISO, dan Pengujian 4 menghasilkan register geser PIPO.
6. Analisa [Kembali]
1. Analisa output yang dihasilkan tiap-tiap kondisi
7. Link Download
[Kembali]
Download HMTL klik disini
Jawab :
- Kondisi 1 : B3-B6=0, B0 dan B2 = 1, B1=X
Output yang dihasilkan pada kondisi 1 adalah keluar secara bergantian atau bergeser satu ke tiap flip-flop secara bergantian (SISO).
- Kondisi 2 : B3-B6=0, B1=X, B0=1, B2 = ↓
Output yang dihasilkan adalah keluar secara serentak pada keempat flip-flop (SIPO).
- Kondisi 3 : B3-B6=X, B1=0, B0 dan B2 = 1
Output yang dihasilkan adalah keluar secara bergantian atau bergeser satu ke tiap flip-flop secara bergantian (PISO).
- Kondisi 4 : B3-B6=X, B0=1, B1 dan B2 = 0
Output yang dihasilkan adalah keluar secara serentak pada keempat flip-flop (PIPO).
2. Jika gerbang AND pada rangkaian dihapus, sumber clock dihubungkan langsung ke flip-flop, bandingkan output yang didapatkan.
Jawab :
Tanpa gerbang AND yang mengontrol aliran data, rangkaian shift register tidak akan berfungsi sebagaimana mestinya. Output yang dihasilkan akan tergantung pada desain spesifik dari flip-flop dan bagaimana mereka bereaksi terhadap sinyal clock langsung.
Download HMTL klik disini
Download Video Praktikum klik disini
Datasheet JK FLIP FLOP klik disini
Datasheet AND GATE klik disini
Datasheet Seven Segment klik disini
Download Datasheet Switch klik disini
Komentar
Posting Komentar